欢迎访问中国纳米行业门户?a href="//www.znpla.com/show/memberlogin/login.php" target="_blank">【登陆【/a> 【免费注册【/a>010-82930964 微博 微信 粉享這/a> | 广告服务| 中国粉体罐/a>
纳米网首 > 资讯
TI计划05年第一季度推出65纳米样片
2004/03/29 点击 2636 欠/span>
日前,德州仪?TI)宣布?5纳米半导体制造工艺技术的详细信息,据称与90纳米技术相比,采用该技术可将晶体管体积缩小一半,性能提高40%,从而保持了制造工艺新生技术之间两年的换代周期 TI还表示,新型技术不仅可将空闲晶体管的功耗降?,000 倍,而且还同时集成了数亿个晶体管,以支持片上系统(SoC)配置的模拟与数字功能。该公司目前已经? MB SRAM内存测试阵列投入正常使用,并计划?005年第一季度推出采用新工艺技术构建的无线产品样片

据介绍,随着多媒体与高端数字消费类电子产品的功能不断被集成到诸如无线手持终端等产品中,而这些产品通常采用电池供电或对当今极其复杂的处理器所产生的热量非常敏感,因此低功耗设计成为了TI客户的主要考虑因素。作为解决这一问题总体战略的一部分,TI将首先在无线应用的芯片中推出采用65纳米节点 SmartReflex动态电源管理技术。这种技术将根据用户需求自动调节电源电压,有助于控制诸如TI OMAP应用处理器等器件的功耗。通过使用SmartReflex可以仔细监视电路速度,以调节电压,实现在不降低系统性能的情况下准确地满足性能要求。因此,可以使用最低的功耗来支持每种工作频率,从而延长电池使用寿命并降低器件产生的热量

  采用多种方法进行电源管理

TI表示,其在半导体制造基础设施方面投入了巨额资金,并在开发周期的初始就将其工艺技术开发与芯片设计方法紧密结合在一起,以充分利用其在整个产品范围的专业技术

电源管理仅与以下两个方面密切相关:半导体工艺技术如何应用于内核晶体管层以及电路设计层。TI的若干种创新技术采用了65纳米工艺技术,以降低晶体管在空闲时的功耗,如手机来电之前处于待机模式时的这段时间。某?5纳米创新技术包括SRAM存储区的向后偏置(back-biasing)、可使电压降至极低的保留触发电路,该电路无需重写逻辑,以及SmartReflex电路,其可根据较高或较低电压的应用要求做出动态响应以提高性能或降低功耗。TI强调?5纳米工艺的电源管理创新技术能够将功耗降?,000 倍

Sun微系统公司处理器与网络产品小组的执行副总裁David Yen博士说:“TI?5纳米工艺技术为Sun微系统公司奠定了新一?4位处理器设计的基础,以支持我们‘吞吐量计算’计划及UltraSPARC发展策略。除了需具备出色的处理性能之外,功耗也是我们历年都要评估的重要衡量标准。TI在电路层及晶体管层均采用了其创新技术,以帮助Sun微系统公司在解决芯片及系统级电源管理问题方面处于领先地位。

  适用于SoC设计的灵活工

通过改进90纳米工艺以充分利用经济高效的CMOS,TI将提供数种优?5微米工艺技术的方法,以平衡各终端产品或应用的独特需求。而这一独特需求通过调节晶体管的门长度、阈值电压、门电介质厚度或偏置条件等即可实现

TI表示,极低功耗的产品将延长诸?.5?G无线手持终端、数码相机以及多媒体功能日益复杂的音频播放器等便携产品的电池使用寿命。中档产品同时支持基于DSP的产品以及TI用于通信基础设施产品的高性能ASIC库。最高性能的产?其晶体管门直径仅?9纳米)可支持诸如Sun微系统公司新一代基于UltraSPARC处理器的服务器等产品。TI的CMOS逻辑器件依赖于门长度极短的晶体管以及高效的门电介质调节能力,以降低电容并提高驱动电流。这些是晶体管开关速度方面的主要因素,它们反过来又决定了处理器的工作频率

TI?5纳米的工艺技术提供了高密度的嵌入式SRAM,其一个单元中?个晶体管占用面积还不?.5 平方微米,并?平方毫米的面积可提供1.5 MB的内存

  低k铜互连提高了芯片的总体性能

TI表示?5纳米工艺包括多达11层与低k电介质集成的铜互连,该电介质为有机硅酸盐玻璃(OSG) ,其k(介电常数)值为2.8。在首次采用130纳米工艺进行生产时验证该材料合格后,TI就在采用90纳米工艺的整个产品系列上引入了OSG。低k 材料可以降低电容并缩短器件互连层内部的传播延迟时间,从而提高了芯片的总体性能

此外,在 NMOS与PMOS晶体管内还集成了其它改进技术,以促使性能提高并最大限度地降低功耗,其中包括:在芯片处理过程中对晶体管通道的工艺应变诱导,以提高电子与空穴迁移?hole mobility);用于降低门以及源极/漏极电阻的硅化镍;以及超浅源?漏极接面结合技术。差动失调分离器的独特用途在于其可以单独对NMOS与PMOS晶体管进行优化

  模拟与射频集成,有利便携应用

据介绍,TI开发资源库支持众多不同的阈值电压晶体管,为了优化电路系统可将这些晶体管组合起来以实现更低的功耗或更高的性能;支持多个包括SSTL、HSTL、LVDS、DDR II以及SerDes的高速I/O接口;并支持使用优化模拟晶体管与高密度MIM电容器的模拟/混合信号宏

TI表示,对于片上系统设计,特别是那些针对注重芯片区域的便携式系统的设计而言,集成这些模拟功能可以实现更轻便、价格更低、移动性更高的应用。例如,为了在单片解决方案中集成无线电广播功能,TI的数字射频处理器(DRP)架构充分利用CMOS开关速度及准确的模拟组件

TI?5 纳米工艺技术针?00毫米?00毫米生产系统而开发的,预计将?005年后期正式投产
(来源:中国材料网)


相关新闻9/span>
·
高压均质机设备供应商:安拓思纳米技术(苏州)有限公司入驻粉享這/a>2025.01.21
·
广东将围绕纳米、超导等领域开展攻关,培育未来材料产业集群2023.12.20
·江苏河海纳米科技股份有限公司与您相约青岛?023粉体表面改性及包覆技术高级研修班2023.08.07
·纳米界具有影响力的十大学耄/a>2023.04.24
·
2023纳米碳酸钙产业链全景国/a>2023.03.15
·
中科院苏州纳米所:纳米真空互联实验站二期建设项目通过验收 2023.02.21
图片新闻

高压均质机设备供应商:安拓思纳米技术(苎/a>

氢氧化钙,如何纳米化?如何功能化>/a>

超细纳米研磨,混合,包覆设备供应商:无锡

发TOP期刊的作者这样评价先丰纳米!